VTI1H3 – SISTEM DIGITAL v2023

BAHAN KAJIAN 11

Kajian mengenai sistem dan elektronika digital sebagai dasar dalam mempelajari perangkat transmisi dan jaringan telekomunikasi broadband dimulai dari konsep dasar sistem, teknik dan rangkaian digital, Sistem bilangan dan kode biner, Aljabar Boolean dan penyederhanaan rangkaian digital, perancangan dan implementasi rangkaian kombinasional serta perancangan dan implementasi rangkaian sekuensial.

Program Learning Outcomes (PLO) / Capaian Pembelajaran Program Studi / Capaian Pembelajaran Lulusan (CPL)

  • PLO 03 – Menguasai konsep teoritis bidang pengetahuan dan terkait teknologi informasi dan telekomunikasi broadband secara umum
  • PLO 07 – Mampu menerapkan keilmuan dibidang elektronika dengan berbagai metode untuk memudahkan penyelesaian pekerjaan.

Course Learning Outcomes (CLO) / Capaian Pembelajaran Mata Kuliah (CPMK) PLO yang di dukung

  • CLO01 – Mahasiswa mampu mendeskripsikan konsep dasar sistem, teknik, dan rangkaian digital (PLO 03)
  • CLO02 – Mahasiswa memahami sistem bilangan biner dan konversinya serta mengenal kode-kode biner (PLO 03)
  • CLO03 – Mahasiswa mampu mensintesis dan menganalisis rangkaian digital (PLO 07)
  • CLO04 – Mahasiswa mampu menguasai perancangan dan implementasi rangkaian digital kombinasional (PLO 07)
  • CLO05 – Mahasiswa mampu menguasai perancangan dan implementasi rangkaian digital sekuensial (PLO 07)

Penilaian:

No Nama Asessment tools CLO yang dinilai Bentuk komponen Tipe Evaluasi Total Bobot Per Bentuk Assement
1 CLO4.Praktikum CLO 4 Praktikum Aktivitas Partisipatif               25%
2 CLO1.Uji Kompetensi 1 CLO 1 Ujikom 1 Kognitif atau Pengetahuan               15%
3 CLO2.Uji Kompetensi 2 CLO 2 Ujikom 2 Kognitif atau Pengetahuan               20%
4 CLO3.Uji Kompetensi 3 CLO 3 Ujikom 3 Aktivitas Partisipatif              25%
5 CLO5.Uji Kompetensi Praktikum CLO 5 Ujikom Praktek Hasil Project             15%

Rencana Pembelajaran Semester: RPS VTI1H3-Sistem Digital Semester Genap 2022/2023.

Slide Perkuliahan:

  • Materi 1 PENGENALAN LOGIKA DAN SISTEM DIGITAL
  • Materi 2 SISTEM BILANGAN DAN KODE BINER
  • Materi 3 PENGENALAN GERBANG LOGIKA DASAR DAN UNIVERSAL
  • Materi 4 UJI KOMPETENSI I (PENGENALAN SISTEM DIGITAL)
  • Materi 5 ALJABAR BOOLEAN DAN RANGKAIAN LOGIKA DIGITAL
  • Materi 6 TEKNIK PENYEDERHANAAN RANGKAIAN DIGITAL (K-MAP)
  • Materi 7 UJIAN KOMPETENSI II (RANGKAIAN DIGITAL DAN PENYEDERHANAANNYA)
  • Materi 8 PENGENALAN HIGH DESCRIPTION LANGUANGE (HDL) 
  • Materi 9 RANGKAIAN KOMBINASIONAL PENJUMLAH DAN PENGURANG
  • Materi 10 RANGKAIAN KOMBINASIONAL MULTIPLEKSER DAN DEMULTIPLEKSER
  • Materi 11 RANGKAIAN KOMBINASIONAL ENCODER DAN DECODER TAMPILAN DIGITAL
  • Materi 12 UJIAN KOMPETENSI III (RANGKAIAN KOMBINASIONAL)
  • Materi 13 FLIP-FLOP, MEMORI DAN STATE DIAGRAM 
  • Materi 14 RANGKAIAN SEKUENSIAL
  • Materi 15 COUNTER DAN REGISTER
  • Materi 16 IMPLEMENTASI RANGKAIAN DIGITAL DI FPGA

Modul Praktikum Sistem Digital

  • MODUL 0: PENGENALAN PRAKTIKUM TEKNIK DIGITAL (RUNNING MODUL)
  • MODUL 1: INSTALASI SOFTWARE PENDUKUNG
  • MODUL 2: PENGENALAN IC DIGITAL KELUARGA TTL DAN CMOS
  • MODUL 3: SIMULASI DIGITAL MENGGUNAKAN MODELSIM
  • MODUL 4: SIMULASI DIGITAL MENGGUNAKAN QUARTUS II (PERANCANGAN BERBASIS SKEMATIK)
  • MODUL 5: SIMULASI RANGKAIAN DIGITAL SEDERHANA DI QUARTUS II (PERANCANGAN BERBASIS SKEMATIK)
  • MODUL 6: IMPLEMENTASI RANGKAIAN DIGITAL SEDERHANA DI FPGA (VERILOG)
  • MODUL 7: RANGKAIAN PENJUMLAH DAN PENGURANG 4-BIT (VERILOG) 
  • MODUL 8: RANGKAIAN MULTIPLEXER DAN DEMULTIPLEXER (VERILOG)
  • MODUL 9: RANGKAIAN ENCODER DAN DECODER (VERILOG)
  • MODUL 10: RANGKAIAN BCD-TO-7 SEGMENT (VERILOG)
  • MODUL 11: IMPLEMENTASI RANGKAIAN SEKUENSIAL SEDERHANA (SKEMATIK)
  • MODUL 12: IMPLEMENTASI RANGKAIAN SEKUENSIAL (VERILOG)
  • MODUL 13: RANGKAIAN COUNTER DAN REGISTER (VERILOG)
  • MODUL 14: IMPLEMENTASI SOFTCORE PROCESSOR NIOS II (IPCORE)
  • MODUL 15: UJI KOMPETENSI PRAKTIKUM

Asisten Praktikum:

  1. Rizky Abet Panjaitan (6705211..
  2. ) D3 Teknologi Telekomunikasi –  Koordinator Asisten
  3. El Nissi Hamasiah (670521…) D3 Teknologi Telekomunikasi
  4. Elsa Tiara Dewi (670521…) D3 Teknologi Telekomunikasi
  5. Ridwan Andrianou (670521….) D3 Teknologi Telekomunikasi
  6. M. Reza Rachman (670521….) D3 Teknologi Telekomunikasi
  7. Salsa (670521….) D3 Teknologi Telekomunikasi
  8. Bintang Elizabeth 670521….) D3 Teknologi Telekomunikasi

Referensi Utama:

  1. Hidayat.,Sistem Digital, Penerbit INFORMATIKA, 2018
  2. Unsalan, Cem; Tar, Bora, Digital System Design with FPGA Implementation Using Verilog and VHDL, McGraw-Hill Education, 2017
  3. Pedroni, Volnei A., DIGITAL ELECTRONICS AND DESIGN WITH VHDL, Morgan-Kaufmann, 2008
  4. Darlis, Denny.,Diktat Kuliah Sistem Digital, 2020

Referensi Pendukung:

  1. Tim Kurikulum, Modul Praktikum Sistem Digital, D3 Teknologi Telekomunikasi, Universitas Telkom, 2020
  2. Terasic.com, DE0_Nano_User_Manual, http://www.terasic.com.tw, 2012
  3. Terasic.com, de10-lite-user-manual, 2016.